IAD Index of Academic Documents
  • Home Page
  • About
    • About Izmir Academy Association
    • About IAD Index
    • IAD Team
    • IAD Logos and Links
    • Policies
    • Contact
  • Submit A Journal
  • Submit A Conference
  • Submit Paper/Book
    • Submit a Preprint
    • Submit a Book
  • Contact
  • Uluslararası Teknolojik Bilimler Dergisi
  • Volume:6 Issue:2
  • EŞİK EVİRMELİ NİCEMLEYİCİ TEKNİĞİ KULLANILARAK YAPILAN 5 BİT YÜKSEK HIZLI PARALEL A / S DÖNÜŞTÜRÜCÜL...

EŞİK EVİRMELİ NİCEMLEYİCİ TEKNİĞİ KULLANILARAK YAPILAN 5 BİT YÜKSEK HIZLI PARALEL A / S DÖNÜŞTÜRÜCÜLERDE SAYISAL KODLAMA DEVRELERİ PERFORMANSLARININ İNCELENMESİ

Authors : Oktay AYTAR
Pages : 1-17
View : 12 | Download : 5
Publication Date : 2014-06-01
Article Type : Research Paper
Abstract :Bu çalışmada 0.18μm TSMC CMOS teknoloji kütüphanesi kullanılarak 5 bit yüksek hızlı paralel analog sayısal dönüştürücüinsert ignore into journalissuearticles values( A / S ); tasarımı yapılmıştır. Tasarımı yapılan A / S dönüştürücü temel olarak karşılaştırıcı ve sayısal kodlama bloğu olmak üzere iki önemli blok devresinden oluşmaktadır. Burada karşılaştırıcı bloğu olarak eşik evirmeli nicemleyici tekniğiinsert ignore into journalissuearticles values(EEN); kullanılmıştır. Sayısal kodlama bloğunda ise, farklı kodlama devreleri kullanılmıştır. Böylece EEN tekniği kullanılarak yapılan A / S dönüştürücüler için sayısal kodlama blok devrelerinin performansları incelenmiştir. Tasarımı yapılan bütün devrelerde besleme gerilimi 1.8V’tur. Sayısal kodlama blok devreleri olarak programlanabilir rominsert ignore into journalissuearticles values(pla-rom);, lojik tabanlı, seçiciinsert ignore into journalissuearticles values(multiplexer); tabanlı, Fat Tree ve Wallace Tree olmak üzere 5 farklı yapı kullanılmıştır. A / S dönüştürücünün güç tüketimi, kodlama devresinde kullanılan transistör sayıları, INL ve DNL performansları incelenmiştir. Yapılan bu çalışmaya göre EEN tekniği ile yapılan A / S dönüştürücü de en yüksek güç tüketimi 291.42mW ile “Wallace Tree”, güç tüketimi en düşük 27.378mW ile “pla-rom”, 152 adet nmos ve pmos kullanımı ile en düşük transistör sayısına sahip olan kodlayıcı “lojik tabanlı” kodlayıcı olarak görülmüştür. INL-DNL performanslarına göre en kötü performans “Fat Tree”, en iyi performans ise “Lojik tabanlı” kod dönüştürücü de gözlenmiştir.
Keywords : Eşik Evirmeli Nicemleyici, Sayısal Kodlama Bloğu, Yüksek Hızlı A S Dönüştürücü

ORIGINAL ARTICLE URL
VIEW PAPER (PDF)

* There may have been changes in the journal, article,conference, book, preprint etc. informations. Therefore, it would be appropriate to follow the information on the official page of the source. The information here is shared for informational purposes. IAD is not responsible for incorrect or missing information.


Index of Academic Documents
İzmir Academy Association
CopyRight © 2023-2025