IAD Index of Academic Documents
  • Home Page
  • About
    • About Izmir Academy Association
    • About IAD Index
    • IAD Team
    • IAD Logos and Links
    • Policies
    • Contact
  • Submit A Journal
  • Submit A Conference
  • Submit Paper/Book
    • Submit a Preprint
    • Submit a Book
  • Contact
  • International Journal of Advances in Engineering and Pure Sciences
  • Volume:32 Issue:3
  • Yüksek Hızlı FPGA ile Yeni Bir LFSR Tabanlı 32-Bit Kayan Noktalı Rastgele Sayı Üreteci Tasarımı...

Yüksek Hızlı FPGA ile Yeni Bir LFSR Tabanlı 32-Bit Kayan Noktalı Rastgele Sayı Üreteci Tasarımı

Authors : Serkan DERELİ
Pages : 219-228
Doi:10.7240/jeps.614156
View : 18 | Download : 13
Publication Date : 2020-09-01
Article Type : Research Paper
Abstract :Bu çalışmada IEEE 754 kayan noktalı sayı standardına uygun “0” ile “1” arasında 32-bit rasgele sayı üretimi gerçekleştiren sayısal bir devre tasarımı gerçekleştirilmiştir. Bu sayısal devrede rasgele sayılar 32-bit uzunluğunda doğrusal geri beslemeli kayan yazmaç insert ignore into journalissuearticles values(LFSR); yöntemi ile üretilmekte olduğundan dolayı tekrarlama periyodu son derece uzundur. Rasgele sayılar üretilirken sola kaydırma işlemi 24-bit üzerinden gerçekleştirilmiş, MSB tarafındaki ilk dört bit sabit bırakılırken ikinci dört bit ise LSB tarafındaki ilk dört bitin değerine göre üç değer arasından seçilmiştir. Çünkü “0” ile “1” arasındaki sayıların alabileceği değerler incelendiğinde MSB ilk dört bitin sabit olduğu ikinci dört bitin ise sadece üç değer alabildiği gözlemlenmiştir. Üretilen sayıların normal bir dağılıma sahip olabilmesi adına tasarlanan sayısal devrede 0 – 24 bit arasından seçilen iki bitin özel veya işleminden geçirilmesinden sonra elde edilen değerin 0.bit olarak atanması ve diğer bitlerin sola kaydırılması şeklinde gerçekleştirilmiştir. Sayısal devre VHDL donanım tanımlama dili ile tasarlanmış, test işlemleri ise Vivado IDE arabirimi vasıtasıyla simüle edildikten sonra Xilinx Nexys 4 DDR FPGA aygıtı ile gerçekleştirilmiştir.
Keywords : Rastgele Sayı Üreteci, Doğrusal Geri Beslemeli Öteleyen Kaydedici, VHDL, FPGA, Kayan Noktalı Sayı

ORIGINAL ARTICLE URL
VIEW PAPER (PDF)

* There may have been changes in the journal, article,conference, book, preprint etc. informations. Therefore, it would be appropriate to follow the information on the official page of the source. The information here is shared for informational purposes. IAD is not responsible for incorrect or missing information.


Index of Academic Documents
İzmir Academy Association
CopyRight © 2023-2025